本文共 19563 字,大约阅读时间需要 65 分钟。
转自陈皓 (CSDN)
概述
——什么是makefile?或许很多Winodws的程序员都不知道这个东西,因为那些Windows的IDE都
为你做了这个工作,但我觉得要作一个好的和 professional的程序员,makefile还是要懂 。这就好像现在有这么多的HTML的编辑器,但如果你想成为一个专业人士,你还是要了解 HTML的标识的含义。特别在Unix下的软件编译,你就不能不自己写makefile了,会不会写 makefile,从一个侧面说明了一个人是否具备完成大型工程的能力。因为,makefile关系到了整个工程的编译规则。一个工程中的源文件不计数,其按类型、
功能、模块分别放在若干个目录中,makefile定义了一系列的规则来指定,哪些文件需要 先编译,哪些文件需要后编译,哪些文件需要重新编译,甚至于进行更复杂的功能操作, 因为 makefile就像一个Shell脚本一样,其中也可以执行操作系统的命令。makefile带来的好处就是——“自动化编译”,一旦写好,只需要一个make命令,整个工
程完全自动编译,极大的提高了软件开发的效率。make是一个命令工具,是一个解释make file中指令的命令工具,一般来说,大多数的IDE都有这个命令,比如:Delphi的make,V isual C++的nmake,Linux下GNU的make。可见,makefile都成为了一种在工程方面的编译 方法。现在讲述如何写 makefile的文章比较少,这是我想写这篇文章的原因。当然,不同厂商的
make各不相同,也有不同的语法,但其本质都是在“文件依赖性”上做文章,这里,我仅 对GNU的make进行讲述,我的环境是RedHat Linux 8.0,make的版本是3.80。必竟,这个m ake是应用最为广泛的,也是用得最多的。而且其还是最遵循于IEEE 1003.2-1992 标准的 (POSIX.2)。在这篇文档中,将以C/C++的源码作为我们基础,所以必然涉及一些关于C/C++的编译的知
识,相关于这方面的内容,还请各位查看相关的编译器的文档。这里所默认的编译器是UN IX下的GCC和CC。关于程序的编译和链接
——————————在此,我想多说关于程序编译的一些规范和方法,一般来说,无论是C、C++、还是pas,首
先要把源文件编译成中间代码文件,在Windows下也就是 .obj 文件,UNIX下是 .o 文件, 即 Object File,这个动作叫做编译(compile)。然后再把大量的Object File合成执行 文件,这个动作叫作链接(link)。编译时,编译器需要的是语法的正确,函数与变量的声明的正确。对于后者,通常是你需
要告诉编译器头文件的所在位置(头文件中应该只是声明,而定义应该放在C/C++文件中) ,只要所有的语法正确,编译器就可以编译出中间目标文件。一般来说,每个源文件都应 该对应于一个中间目标文件(O文件或是OBJ文件)。链接时,主要是链接函数和全局变量,所以,我们可以使用这些中间目标文件(O文件或是
OBJ文件)来链接我们的应用程序。链接器并不管函数所在的源文件,只管函数的中间目标 文件(Object File),在大多数时候,由于源文件太多,编译生成的中间目标文件太多, 而在链接时需要明显地指出中间目标文件名,这对于编译很不方便,所以,我们要给中间 目标文件打个包,在Windows下这种包叫“库文件”(Library File),也就是 .lib 文件 ,在UNIX下,是Archive File,也就是 .a 文件。总结一下,源文件首先会生成中间目标文件,再由中间目标文件生成执行文件。在编译时
,编译器只检测程序语法,和函数、变量是否被声明。如果函数未被声明,编译器会给出 一个警告,但可以生成Object File。而在链接程序时,链接器会在所有的Object File中 找寻函数的实现,如果找不到,那到就会报链接错误码(Linker Error),在VC下,这种 错误一般是:Link 2001错误,意思说是说,链接器未能找到函数的实现。你需要指定函数 的Object File.好,言归正传,GNU的make有许多的内容,闲言少叙,还是让我们开始吧。
Makefile 介绍
———————make命令执行时,需要一个 Makefile 文件,以告诉make命令需要怎么样的去编译和链接
程序。首先,我们用一个示例来说明Makefile的书写规则。以便给大家一个感兴认识。这个示例
来源于GNU的make使用手册,在这个示例中,我们的工程有8个C文件,和3个头文件,我们 要写一个Makefile来告诉make命令如何编译和链接这几个文件。我们的规则是: 1)如果这个工程没有编译过,那么我们的所有C文件都要编译并被链接。 2)如果这个工程的某几个C文件被修改,那么我们只编译被修改的C文件,并链接目标程序 。 3)如果这个工程的头文件被改变了,那么我们需要编译引用了这个头文件的所有C文件,并 链接目标程序。只要我们的Makefile写得够好,所有的这一切,我们只用一个make命令就可以完成,make
命令会自动智能地根据当前的文件修改的情况来确定哪些文件需要重编译,从而自己编译 所需要的文件和链接目标程序。一、Makefile的规则
在讲述这个Makefile之前,还是让我们先来粗略地看一看Makefile的规则。
target … : prerequisites …
command … …target也就是一个目标文件,可以是Object File,也可以是执行文件。还可以是一个标签
(Label),对于标签这种特性,在后续的“伪目标”章节中会有叙述。prerequisites就是,要生成那个target所需要的文件或是目标。
command也就是make需要执行的命令。(任意的Shell命令)
这是一个文件的依赖关系,也就是说,target这一个或多个的目标文件依赖于prerequisi
tes中的文件,其生成规则定义在command中。说白一点就是说,prerequisites中如果有一 个以上的文件比target文件要新的话,command所定义的命令就会被执行。这就是 Makefi le的规则。也就是Makefile中最核心的内容。说到底,Makefile的东西就是这样一点,好像我的这篇文档也该结束了。呵呵。还不尽然
,这是Makefile的主线和核心,但要写好一个Makefile还不够,我会以后面一点一点地结 合我的工作经验给你慢慢到来。内容还多着呢。:)二、一个示例
正如前面所说的,如果一个工程有3个头文件,和8个C文件,我们为了完成前面所述的那三
个规则,我们的Makefile应该是下面的这个样子的。edit : main.o kbd.o command.o display.o \
insert.o search.o files.o utils.o cc -o edit main.o kbd.o command.o display.o \ insert.o search.o files.o utils.omain.o : main.c defs.h
cc -c main.c kbd.o : kbd.c defs.h command.h cc -c kbd.c command.o : command.c defs.h command.h cc -c command.c display.o : display.c defs.h buffer.h cc -c display.c insert.o : insert.c defs.h buffer.h cc -c insert.c search.o : search.c defs.h buffer.h cc -c search.c files.o : files.c defs.h buffer.h command.h cc -c files.c utils.o : utils.c defs.h cc -c utils.c clean : rm edit main.o kbd.o command.o display.o \ insert.o search.o files.o utils.o反斜杠(\)是换行符的意思。这样比较便于Makefile的易读。我们可以把这个内容保存在
文件为“Makefile”或“makefile”的文件中,然后在该目录下直接输入命令“make”就 可以生成执行文件edit。如果要删除执行文件和所有的中间目标文件,那么,只要简单地 执行一下“make clean”就可以了。在这个makefile中,目标文件(target)包含:执行文件edit和中间目标文件(*.o),依
赖文件(prerequisites)就是冒号后面的那些 .c 文件和 .h文件。每一个 .o 文件都有 一组依赖文件,而这些 .o 文件又是执行文件 edit 的依赖文件。依赖关系的实质上就是 说明了目标文件是由哪些文件生成的,换言之,目标文件是哪些文件更新的。在定义好依赖关系后,后续的那一行定义了如何生成目标文件的操作系统命令,一定要以
一个Tab键作为开头。记住,make并不管命令是怎么工作的,他只管执行所定义的命令。m ake会比较targets文件和prerequisites文件的修改日期,如果prerequisites文件的日期 要比targets文件的日期要新,或者target不存在的话,那么,make就会执行后续定义的命 令。这里要说明一点的是,clean不是一个文件,它只不过是一个动作名字,有点像C语言中的
lable一样,其冒号后什么也没有,那么,make就不会自动去找文件的依赖性,也就不会自 动执行其后所定义的命令。要执行其后的命令,就要在make命令后明显得指出这个lable的 名字。这样的方法非常有用,我们可以在一个makefile中定义不用的编译或是和编译无关 的命令,比如程序的打包,程序的备份,等等。三、make是如何工作的
在默认的方式下,也就是我们只输入make命令。那么,
1、make会在当前目录下找名字叫“Makefile”或“makefile”的文件。
2、如果找到,它会找文件中的第一个目标文件(target),在上面的例子中,他会找到“ edit”这个文件,并把这个文件作为最终的目标文件。 3、如果edit文件不存在,或是edit所依赖的后面的 .o 文件的文件修改时间要比edit这个 文件新,那么,他就会执行后面所定义的命令来生成edit这个文件。 4、如果edit所依赖的.o文件也不存在,那么make会在当前文件中找目标为.o文件的依赖性 ,如果找到则再根据那一个规则生成.o文件。(这有点像一个堆栈的过程) 5、当然,你的C文件和H文件是存在的啦,于是make会生成 .o 文件,然后再用 .o 文件生 命make的终极任务,也就是执行文件edit了。这就是整个make的依赖性,make会一层又一层地去找文件的依赖关系,直到最终编译出第
一个目标文件。在找寻的过程中,如果出现错误,比如最后被依赖的文件找不到,那么ma ke就会直接退出,并报错,而对于所定义的命令的错误,或是编译不成功,make根本不理 。make只管文件的依赖性,即,如果在我找了依赖关系之后,冒号后面的文件还是不在, 那么对不起,我就不工作啦。通过上述分析,我们知道,像clean这种,没有被第一个目标文件直接或间接关联,那么它
后面所定义的命令将不会被自动执行,不过,我们可以显示要make执行。即命令——“ma ke clean”,以此来清除所有的目标文件,以便重编译。于是在我们编程中,如果这个工程已被编译过了,当我们修改了其中一个源文件,比如fi
le.c,那么根据我们的依赖性,我们的目标file.o会被重编译(也就是在这个依性关系后 面所定义的命令),于是file.o的文件也是最新的啦,于是file.o的文件修改时间要比ed it要新,所以edit也会被重新链接了(详见edit目标文件后定义的命令)。而如果我们改变了“command.h”,那么,kdb.o、command.o和files.o都会被重编译,并
且,edit会被重链接。四、makefile中使用变量
在上面的例子中,先让我们看看edit的规则:
edit : main.o kbd.o command.o display.o \
insert.o search.o files.o utils.o cc -o edit main.o kbd.o command.o display.o \ insert.o search.o files.o utils.o我们可以看到[.o]文件的字符串被重复了两次,如果我们的工程需要加入一个新的[.o]文
件,那么我们需要在两个地方加(应该是三个地方,还有一个地方在 clean中)。当然, 我们的makefile并不复杂,所以在两个地方加也不累,但如果makefile变得复杂,那么我 们就有可能会忘掉一个需要加入的地方,而导致编译失败。所以,为了makefile的易维护 ,在makefile中我们可以使用变量。makefile的变量也就是一个字符串,理解成 C语言中 的宏可能会更好。比如,我们声明一个变量,叫objects, OBJECTS, objs, OBJS, obj, 或是 OBJ,反正不管
什么啦,只要能够表示obj文件就行了。我们在makefile一开始就这样定义:objects = main.o kbd.o command.o display.o \
insert.o search.o files.o utils.o于是,我们就可以很方便地在我们的makefile中以“$(objects)”的方式来使用这个变量
了,于是我们的改良版makefile就变成下面这个样子:objects = main.o kbd.o command.o display.o \
insert.o search.o files.o utils.oedit : (objects)cc−oedit (objects)
main.o : main.c defs.h cc -c main.c kbd.o : kbd.c defs.h command.h cc -c kbd.c command.o : command.c defs.h command.h cc -c command.c display.o : display.c defs.h buffer.h cc -c display.c insert.o : insert.c defs.h buffer.h cc -c insert.c search.o : search.c defs.h buffer.h cc -c search.c files.o : files.c defs.h buffer.h command.h cc -c files.c utils.o : utils.c defs.h cc -c utils.c clean : rm edit $(objects)于是如果有新的 .o 文件加入,我们只需简单地修改一下 objects 变量就可以了。
关于变量更多的话题,我会在后续给你一一道来。
五、让make自动推导
GNU的make很强大,它可以自动推导文件以及文件依赖关系后面的命令,于是我们就没必要
去在每一个[.o]文件后都写上类似的命令,因为,我们的make会自动识别,并自己推导命 令。只要make看到一个[.o]文件,它就会自动的把[.c]文件加在依赖关系中,如果make找到一
个whatever.o,那么whatever.c,就会是whatever.o的依赖文件。并且 cc -c whatever. c 也会被推导出来,于是,我们的makefile再也不用写得这么复杂。我们的是新的makefi le又出炉了。objects = main.o kbd.o command.o display.o \
insert.o search.o files.o utils.oedit : (objects)cc−oedit (objects)
main.o : defs.h
kbd.o : defs.h command.h command.o : defs.h command.h display.o : defs.h buffer.h insert.o : defs.h buffer.h search.o : defs.h buffer.h files.o : defs.h buffer.h command.h utils.o : defs.h.PHONY : clean
clean : rm edit $(objects)这种方法,也就是make的“隐晦规则”。上面文件内容中,“.PHONY”表示,clean是个伪
目标文件。关于更为详细的“隐晦规则”和“伪目标文件”,我会在后续给你一一道来。
六、另类风格的makefile
即然我们的make可以自动推导命令,那么我看到那堆[.o]和[.h]的依赖就有点不爽,那么
多的重复的[.h],能不能把其收拢起来,好吧,没有问题,这个对于make来说很容易,谁 叫它提供了自动推导命令和文件的功能呢?来看看最新风格的makefile吧。objects = main.o kbd.o command.o display.o \
insert.o search.o files.o utils.oedit : (objects)cc−oedit (objects)
$(objects) : defs.h
kbd.o command.o files.o : command.h display.o insert.o search.o files.o : buffer.h.PHONY : clean
clean : rm edit $(objects)这种风格,让我们的makefile变得很简单,但我们的文件依赖关系就显得有点凌乱了。鱼
和熊掌不可兼得。还看你的喜好了。我是不喜欢这种风格的,一是文件的依赖关系看不清 楚,二是如果文件一多,要加入几个新的.o文件,那就理不清楚了。七、清空目标文件的规则
每个Makefile中都应该写一个清空目标文件(.o和执行文件)的规则,这不仅便于重编译
,也很利于保持文件的清洁。这是一个“修养”(呵呵,还记得我的《编程修养》吗)。 一般的风格都是:clean:
rm edit $(objects)更为稳健的做法是:
.PHONY : clean
clean : -rm edit $(objects)前面说过,.PHONY意思表示clean是一个“伪目标”,。而在rm命令前面加了一个小减号的
意思就是,也许某些文件出现问题,但不要管,继续做后面的事。当然,clean的规则不要 放在文件的开头,不然,这就会变成make的默认目标,相信谁也不愿意这样。不成文的规 矩是——“clean从来都是放在文件的最后”。上面就是一个makefile的概貌,也是makefile的基础,下面还有很多makefile的相关细节
,准备好了吗?准备好了就来。Makefile 总述
———————一、Makefile里有什么?
Makefile里主要包含了五个东西:显式规则、隐晦规则、变量定义、文件指示和注释。
1、显式规则。显式规则说明了,如何生成一个或多的的目标文件。这是由Makefile的书写
者明显指出,要生成的文件,文件的依赖文件,生成的命令。2、隐晦规则。由于我们的make有自动推导的功能,所以隐晦的规则可以让我们比较粗糙地
简略地书写Makefile,这是由make所支持的。3、变量的定义。在Makefile中我们要定义一系列的变量,变量一般都是字符串,这个有点
你C语言中的宏,当Makefile被执行时,其中的变量都会被扩展到相应的引用位置上。4、文件指示。其包括了三个部分,一个是在一个Makefile中引用另一个Makefile,就像C
语言中的include一样;另一个是指根据某些情况指定Makefile中的有效部分,就像C语言 中的预编译#if一样;还有就是定义一个多行的命令。有关这一部分的内容,我会在后续的 部分中讲述。5、注释。Makefile中只有行注释,和UNIX的Shell脚本一样,其注释是用“#”字符,这个
就像C/C++中的“//”一样。如果你要在你的Makefile中使用“#”字符,可以用反斜框进 行转义,如:“#”。最后,还值得一提的是,在Makefile中的命令,必须要以[Tab]键开始。
二、Makefile的文件名
默认的情况下,make命令会在当前目录下按顺序找寻文件名为“GNUmakefile”、“makef
ile”、“Makefile”的文件,找到了解释这个文件。在这三个文件名中,最好使用“Mak efile”这个文件名,因为,这个文件名第一个字符为大写,这样有一种显目的感觉。最好 不要用 “GNUmakefile”,这个文件是GNU的make识别的。有另外一些make只对全小写的“ makefile”文件名敏感,但是基本上来说,大多数的make都支持“makefile”和“Makefi le”这两种默认文件名。当然,你可以使用别的文件名来书写Makefile,比如:“Make.Linux”,“Make.Solaris
”,“Make.AIX”等,如果要指定特定的Makefile,你可以使用make的“- f”和“–fil e”参数,如:make -f Make.Linux或make –file Make.AIX。三、引用其它的Makefile
在Makefile使用include关键字可以把别的Makefile包含进来,这很像C语言的#include,
被包含的文件会原模原样的放在当前文件的包含位置。include的语法是:include
filename可以是当前操作系统Shell的文件模式(可以保含路径和通配符)
在 include前面可以有一些空字符,但是绝不能是[Tab]键开始。include和可
以用一个或多个空格隔开。举个例子,你有这样几个Makefile:a.mk、b.mk、c.mk,还有 一个文件叫foo.make,以及一个变量$(bar),其包含了e.mk和 f.mk,那么,下面的语句:include foo.make *.mk $(bar)
等价于:
include foo.make a.mk b.mk c.mk e.mk f.mk
make 命令开始时,会把找寻include所指出的其它Makefile,并把其内容安置在当前的位
置。就好像C/C++的#include指令一样。如果文件都没有指定绝对路径或是相对路径的话, make会在当前目录下首先寻找,如果当前目录下没有找到,那么,make还会在下面的几个 目录下找:1、如果make执行时,有“-I”或“–include-dir”参数,那么make就会在这个参数所指
定的目录下去寻找。 2、如果目录/include(一般是:/usr/local/bin或/usr/include)存在的话,m ake也会去找。如果有文件没有找到的话,make会生成一条警告信息,但不会马上出现致命错误。它会继
续载入其它的文件,一旦完成makefile的读取,make会再重试这些没有找到,或是不能读 取的文件,如果还是不行,make才会出现一条致命信息。如果你想让make不理那些无法读 取的文件,而继续执行,你可以在 include前加一个减号“-”。如:-include
其表示,无论include过程中出现什么错误,都不要报错继续执行。和其它版本make兼容的 相关命令是sinclude,其作用和这一个是一样的。四、环境变量 MAKEFILES
如果你的当前环境中定义了环境变量MAKEFILES,那么,make会把这个变量中的值做一个类
似于include的动作。这个变量中的值是其它的 Makefile,用空格分隔。只是,它和incl ude不同的是,从这个环境变中引入的Makefile的“目标”不会起作用,如果环境变量中定 义的文件发现错误,make也会不理。但是在这里我还是建议不要使用这个环境变量,因为只要这个变量一被定义,那么当你使
用make时,所有的 Makefile都会受到它的影响,这绝不是你想看到的。在这里提这个事, 只是为了告诉大家,也许有时候你的Makefile出现了怪事,那么你可以看看当前环境中有 没有定义这个变量。五、make的工作方式
GNU的make工作时的执行步骤入下:(想来其它的make也是类似)
1、读入所有的Makefile。
2、读入被include的其它Makefile。 3、初始化文件中的变量。 4、推导隐晦规则,并分析所有规则。 5、为所有的目标文件创建依赖关系链。 6、根据依赖关系,决定哪些目标要重新生成。 7、执行生成命令。1-5 步为第一个阶段,6-7为第二个阶段。第一个阶段中,如果定义的变量被使用了,那么
,make会把其展开在使用的位置。但make并不会完全马上展开,make使用的是拖延战术, 如果变量出现在依赖关系的规则中,那么仅当这条依赖被决定要使用了,变量才会在其内 部展开。当然,这个工作方式你不一定要清楚,但是知道这个方式你也会对make更为熟悉。有了这
个基础,后续部分也就容易看懂了。书写规则
————规则包含两个部分,一个是依赖关系,一个是生成目标的方法。
在 Makefile中,规则的顺序是很重要的,因为,Makefile中只应该有一个最终目标,其它
的目标都是被这个目标所连带出来的,所以一定要让 make知道你的最终目标是什么。一般 来说,定义在Makefile中的目标可能会有很多,但是第一条规则中的目标将被确立为最终 的目标。如果第一条规则中的目标有很多个,那么,第一个目标会成为最终的目标。make 所完成的也就是这个目标。好了,还是让我们来看一看如何书写规则。
一、规则举例
foo.o : foo.c defs.h # foo模块
cc -c -g foo.c看到这个例子,各位应该不是很陌生了,前面也已说过,foo.o是我们的目标,foo.c和de
fs.h是目标所依赖的源文件,而只有一个命令“cc -c -g foo.c”(以Tab键开头)。这个 规则告诉我们两件事:1、文件的依赖关系,foo.o依赖于foo.c和defs.h的文件,如果foo.c和defs.h的文件日期
要比foo.o文件日期要新,或是foo.o不存在,那么依赖关系发生。 2、如果生成(或更新)foo.o文件。也就是那个cc命令,其说明了,如何生成foo.o这个文 件。(当然foo.c文件include了defs.h文件)二、规则的语法
targets : prerequisites
command …或是这样:
targets : prerequisites ; command
command …targets是文件名,以空格分开,可以使用通配符。一般来说,我们的目标基本上是一个文
件,但也有可能是多个文件。command是命令行,如果其不与“target吐舌rerequisites”在一行,那么,必须以[Tab键
]开头,如果和prerequisites在一行,那么可以用分号做为分隔。(见上)prerequisites也就是目标所依赖的文件(或依赖目标)。如果其中的某个文件要比目标文
件要新,那么,目标就被认为是“过时的”,被认为是需要重生成的。这个在前面已经讲 过了。如果命令太长,你可以使用反斜框(‘\’)作为换行符。make对一行上有多少个字符没有
限制。规则告诉make两件事,文件的依赖关系和如何成成目标文件。一般来说,make会以UNIX的标准Shell,也就是/bin/sh来执行命令。
三、在规则中使用通配符
如果我们想定义一系列比较类似的文件,我们很自然地就想起使用通配符。make支持三各
通配符:“*”,“?”和“[…]”。这是和Unix的B-Shell是相同的。波浪号(“~”)字符在文件名中也有比较特殊的用途。如果是“~/test”,这就表示当前
用户的$HOME目录下的test目录。而“~hchen /test”则表示用户hchen的宿主目录下的te st目录。(这些都是Unix下的小知识了,make也支持)而在Windows或是MS-DOS 下,用户 没有宿主目录,那么波浪号所指的目录则根据环境变量“HOME”而定。通配符代替了你一系列的文件,如“*.c”表示所以后缀为c的文件。一个需要我们注意的
是,如果我们的文件名中有通配符,如:“*”,那么可以用转义字符“\”,如“*”来 表示真实的“*”字符,而不是任意长度的字符串。好吧,还是先来看几个例子吧:
clean:
rm -f *.o上面这个例子我不不多说了,这是操作系统Shell所支持的通配符。这是在命令中的通配符
。print: *.c
lpr -p $? touch print上面这个例子说明了通配符也可以在我们的规则中,目标print依赖于所有的[.c]文件。其
中的“$?”是一个自动化变量,我会在后面给你讲述。objects = *.o
上面这个例子,表示了,通符同样可以用在变量中。并不是说[*.o]会展开,不!objects
的值就是“*.o”。Makefile中的变量其实就是 C/C++中的宏。如果你要让通配符在变量中 展开,也就是让objects的值是所有[.o]的文件名的集合,那么,你可以这样:objects := $(wildcard *.o)
这种用法由关键字“wildcard”指出,关于Makefile的关键字,我们将在后面讨论。
四、文件搜寻
在一些大的工程中,有大量的源文件,我们通常的做法是把这许多的源文件分类,并存放
在不同的目录中。所以,当make需要去找寻文件的依赖关系时,你可以在文件前加上路径 ,但最好的方法是把一个路径告诉make,让make在自动去找。Makefile文件中的特殊变量“VPATH”就是完成这个功能的,如果没有指明这个变量,mak
e只会在当前的目录中去找寻依赖文件和目标文件。如果定义了这个变量,那么,make就会 在当当前目录找不到的情况下,到所指定的目录中去找寻文件了。VPATH = src:../headers
上面的的定义指定两个目录,“src”和“../headers”,make会按照这个顺序进行搜索。
目录由“冒号”分隔。(当然,当前目录永远是最高优先搜索的地方)另一个设置文件搜索路径的方法是使用make的“vpath”关键字(注意,它是全小写的),
这不是变量,这是一个make的关键字,这和上面提到的那个 VPATH变量很类似,但是它更 为灵活。它可以指定不同的文件在不同的搜索目录中。这是一个很灵活的功能。它的使用 方法有三种:1、vpath
为符合模式的文件指定搜索目录。
2、vpath
清除符合模式的文件的搜索目录。
3、vpath
清除所有已被设置好了的文件搜索目录。
vapth 使用方法中的需要包含“%”字符。“%”的意思是匹配零或若干字符,例
如,“%.h”表示所有以“.h”结尾的文件。指定了要搜索的文件集,而FOO”是三个不同的变量名。传统的Makefile的变量名是全大写的命名方式,但我推荐使用
大小写搭配的变量名,如:MakeFlags。这样可以避免和系统的变量冲突,而发生意外的事 情。有一些变量是很奇怪字串,如“ <”、“ <script type="math/tex" id="MathJax-Element-6"><”、“</script>@”等,这些是自动化变量,我会在后面介绍。
一、变量的基础
变量在声明时需要给予初值,而在使用时,需要给在变量名前加上“ ”符号,但最好用小括号“()”或是大括号“”把变量给包括起来。如果你要使用真实的“ ”字符,那么
你需要用“$$”来表示。变量可以使用在许多地方,如规则中的“目标”、“依赖”、“命令”以及新的变量中。
先看一个例子:objects = program.o foo.o utils.o
program : (objects)cc−oprogram (objects)$(objects) : defs.h
变量会在使用它的地方精确地展开,就像C/C++中的宏一样,例如:
foo = c
prog.o : prog. (foo) (foo) (foo)− (foo) prog.$(foo)展开后得到:
prog.o : prog.c
cc -c prog.c当然,千万不要在你的Makefile中这样干,这里只是举个例子来表明Makefile中的变量在
使用处展开的真实样子。可见其就是一个“替代”的原理。另外,给变量加上括号完全是为了更加安全地使用这个变量,在上面的例子中,如果你不
想给变量加上括号,那也可以,但我还是强烈建议你给变量加上括号。二、变量中的变量
在定义变量的值时,我们可以使用其它变量来构造变量的值,在Makefile中有两种方式来
在用变量定义变量的值。先看第一种方式,也就是简单的使用“=”号,在“=”左侧是变量,右侧是变量的值,右
侧变量的值可以定义在文件的任何一处,也就是说,右侧中的变量不一定非要是已定义好 的值,其也可以使用后面定义的值。如:foo = (bar)bar= (ugh)
ugh = Huh?all:
echo $(foo)我们执行“make all”将会打出变量 (foo)的值是“Huh?”( (foo)的值是 (bar), (b
ar)的值是 (ugh), (ugh)的值是“Huh?”)可见,变量是可以使用后面的变量来定义的。这个功能有好的地方,也有不好的地方,好的地方是,我们可以把变量的真实值推到后面
来定义,如:CFLAGS = $(include_dirs) -O
include_dirs = -Ifoo -Ibar当“CFLAGS”在命令中被展开时,会是“-Ifoo -Ibar -O”。但这种形式也有不好的地方
,那就是递归定义,如:CFLAGS = $(CFLAGS) -O
或:
A = (B)B= (A)
这会让make陷入无限的变量展开过程中去,当然,我们的make是有能力检测这样的定义,
并会报错。还有就是如果在变量中使用函数,那么,这种方式会让我们的make运行时非常 慢,更糟糕的是,他会使用得两个make的函数“wildcard”和“shell”发生不可预知的错 误。因为你不会知道这两个函数会被调用多少次。为了避免上面的这种方法,我们可以使用make中的另一种用变量来定义变量的方法。这种
方法使用的是“:=”操作符,如:x := foo
y := $(x) bar x := later其等价于:
y := foo bar
x := later值得一提的是,这种方法,前面的变量不能使用后面的变量,只能使用前面已定义好了的
变量。如果是这样:y := $(x) bar
x := foo那么,y的值是“bar”,而不是“foo bar”。
上面都是一些比较简单的变量使用了,让我们来看一个复杂的例子,其中包括了make的函
数、条件表达式和一个系统变量“MAKELEVEL”的使用:ifeq (0, MAKELEVEL)cur−dir:= (shell pwd)
whoami := (shellwhoami)host−type:= (shell arch) MAKE := MAKEhost−type= {host-type} whoami=${whoami} endif关于条件表达式和函数,我们在后面再说,对于系统变量“MAKELEVEL”,其意思是,如果
我们的make有一个嵌套执行的动作(参见前面的“嵌套使用make”),那么,这个变量会 记录了我们的当前Makefile的调用层数。下面再介绍两个定义变量时我们需要知道的,请先看一个例子,如果我们要定义一个变量
,其值是一个空格,那么我们可以这样来:nullstring :=
space := $(nullstring) # end of the linenullstring 是一个Empty变量,其中什么也没有,而我们的space的值是一个空格。因为在
操作符的右边是很难描述一个空格的,这里采用的技术很管用,先用一个 Empty变量来标 明变量的值开始了,而后面采用“#”注释符来表示变量定义的终止,这样,我们可以定义 出其值是一个空格的变量。请注意这里关于“#”的使用,注释符“#”的这种特性值得我 们注意,如果我们这样定义一个变量:dir := /foo/bar # directory to put the frobs in
dir这个变量的值是“/foo/bar”,后面还跟了4个空格,如果我们这样使用这样变量来指
定别的目录——“$(dir)/file”那么就完蛋了。还有一个比较有用的操作符是“?=”,先看示例:
FOO ?= bar
其含义是,如果FOO没有被定义过,那么变量FOO的值就是“bar”,如果FOO先前被定义过
,那么这条语将什么也不做,其等价于:ifeq ($(origin FOO), undefined)
FOO = bar endif三、变量高级用法
这里介绍两种变量的高级使用方法,第一种是变量值的替换。
我们可以替换变量中的共有的部分,其格式是“ (var:a=b)”或是“ {var:a=b}”,其意
思是,把变量“var”中所有以“a”字串“结尾”的“a”替换成“b”字串。这里的“结 尾”意思是“空格”或是“结束符”。还是看一个示例吧:
foo := a.o b.o c.o
bar := $(foo:.o=.c)这个示例中,我们先定义了一个“ (foo)”变量,而第二行的意思是把“ (foo)”中所有
以“.o”字串“结尾”全部替换成“.c”,所以我们的“$(bar)”的值就是“a.c b.c c. c”。另外一种变量替换的技术是以“静态模式”(参见前面章节)定义的,如:
foo := a.o b.o c.o
bar := $(foo:%.o=%.c)这依赖于被替换字串中的有相同的模式,模式中必须包含一个“%”字符,这个例子同样让
$(bar)变量的值为“a.c b.c c.c”。第二种高级用法是——“把变量的值再当成变量”。先看一个例子:
x = y
y = z a := ( (x))在这个例子中,
我们还可以使用更多的层次:
x = y
y = z z = u a := ( ($(x)))这里的$(a)的值是“u”,相关的推导留给读者自己去做吧。
让我们再复杂一点,使用上“在变量定义中使用变量”的第一个方式,来看一个例子:
x =
这里的 ( (x))被替换成了
再复杂一点,我们再加上函数:
x = variable1
variable2 := Hello y = (subst1,2, (x)) z = y a := ( ($(z)))这个例子中,“
在这种方式中,或要可以使用多个变量来组成一个变量的名字,然后再取其值:
first_second = Hello
a = first b = second all = ( a_$b)这里的“a_b”组成了“first_second”,于是,$(all)的值就是“Hello”。
再来看看结合第一种技术的例子:
a_objects := a.o b.o c.o
1_objects := 1.o 2.o 3.osources := ( (a1)_objects:.o=.c)
这个例子中,如果
再来看一个这种技术和“函数”与“条件语句”一同使用的例子:
ifdef do_sort
func := sort else func := strip endifbar := a d b g q c
foo := ( (func) $(bar))
这个示例中,如果定义了“do_sort”,那么:foo :=
当然,“把变量的值再当成变量”这种技术,同样可以用在操作符的左边:
dir = foo
(dir)sources:= (wildcard (dir)/∗.c)define (dir)_print lpr ( <script type="math/tex" id="MathJax-Element-46">(</script>(dir)_sources) endef这个例子中定义了三个变量:“dir”,“foo_sources”和“foo_print”。
四、追加变量值
我们可以使用“+=”操作符给变量追加值,如:
objects = main.o foo.o bar.o utils.o
objects += another.o于是,我们的$(objects)值变成:“main.o foo.o bar.o utils.o another.o”(anothe
r.o被追加进去了)使用“+=”操作符,可以模拟为下面的这种例子:
objects = main.o foo.o bar.o utils.o
objects := $(objects) another.o所不同的是,用“+=”更为简洁。
如果变量之前没有定义过,那么,“+=”会自动变成“=”,如果前面有变量定义,那么“
+=”会继承于前次操作的赋值符。如果前一次的是“:=”,那么“+=”会以“:=”作为其 赋值符,如:variable := value
variable += more等价于:
variable := value
variable := $(variable) more但如果是这种情况:
variable = value
variable += more由于前次的赋值符是“=”,所以“+=”也会以“=”来做为赋值,那么岂不会发生变量的
递补归定义,这是很不好的,所以make会自动为我们解决这个问题,我们不必担心这个问 题。五、override 指示符
如果有变量是通常make的命令行参数设置的,那么Makefile中对这个变量的赋值会被忽略
。如果你想在Makefile中设置这类参数的值,那么,你可以使用“override”指示符。其 语法是:override =
override :=
当然,你还可以追加:
override +=
对于多行的变量定义,我们用define指示符,在define指示符前,也同样可以使用ovveri
de指示符,如:override define foo
bar endef六、多行变量
还有一种设置变量值的方法是使用define关键字。使用define关键字设置变量的值可以有
换行,这有利于定义一系列的命令(前面我们讲过“命令包”的技术就是利用这个关键字 )。define 指示符后面跟的是变量的名字,而重起一行定义变量的值,定义是以endef关键字
结束。其工作方式和“=”操作符一样。变量的值可以包含函数、命令、文字,或是其它变 量。因为命令需要以[Tab]键开头,所以如果你用define定义的命令变量中没有以[Tab]键 开头,那么make就不会把其认为是命令。下面的这个示例展示了define的用法:
define two-lines
echo foo echo $(bar) endef七、环境变量
make 运行时的系统环境变量可以在make开始运行时被载入到Makefile文件中,但是如果M
akefile中已定义了这个变量,或是这个变量由make命令行带入,那么系统的环境变量的值 将被覆盖。(如果make指定了“-e”参数,那么,系统环境变量将覆盖Makefile中定义的 变量)因此,如果我们在环境变量中设置了“CFLAGS”环境变量,那么我们就可以在所有的Make
file中使用这个变量了。这对于我们使用统一的编译参数有比较大的好处。如果Makefile 中定义了CFLAGS,那么则会使用Makefile中的这个变量,如果没有定义则使用系统环境变 量的值,一个共性和个性的统一,很像“全局变量”和“局部变量”的特性。当make嵌套调用时(参见前面的“嵌套调用”章节),上层Makefile中定义的变量会以系
统环境变量的方式传递到下层的Makefile中。当然,默认情况下,只有通过命令行设置的 变量会被传递。而定义在文件中的变量,如果要向下层 Makefile传递,则需要使用expro t关键字来声明。(参见前面章节)当然,我并不推荐把许多的变量都定义在系统环境中,这样,在我们执行不用的Makefile
时,拥有的是同一套系统变量,这可能会带来更多的麻烦。八、目标变量
前面我们所讲的在Makefile中定义的变量都是“全局变量”,在整个文件,我们都可以访
问这些变量。当然,“自动化变量”除外,如“$<”等这种类量的自动化变量就属于“规 则型变量”,这种变量的值依赖于规则的目标和依赖目标的定义。当然,我样同样可以为某个目标设置局部变量,这种变量被称为“Target-specific Vari
able”,它可以和“全局变量”同名,因为它的作用范围只在这条规则以及连带规则中, 所以其值也只在作用范围内有效。而不会影响规则链以外的全局变量的值。其语法是:
转载地址:http://bondi.baihongyu.com/